Re: [問題] 關於D flip flop的輸出問題

看板Electronics作者 (Harry)時間13年前 (2011/08/03 21:00), 編輯推噓4(4013)
留言17則, 5人參與, 最新討論串2/3 (看更多)
※ 引述《chenkaihsu (Harry)》之銘言: : 如果有兩個D FLIP FLOP輸出的節點都叫B1 : 那我已經知道其中一個D FLIP FLOP輸出是HIGH : 另一個D FLIP FLOP 輸出是LOW : 那B1這節點看到電壓是HIGH吧?? : 可是我用HSPICE出來竟然只有400mv.. : 請問有人有過這問題嗎?? : 要怎麼解決內?? : 那如果兩個都HIGH,那出來還是1.8V嗎??還是相加..應該不是吧 : 如果兩個都low應該出來還是0v吧?? : PS: : HIGH=1.8V : LOW=0V : 謝謝啦\!! 我使用的DFF架構,裡面AND GATES全部都用CMOS去做的 http://ppt.cc/teNL 然後是我想要做的子電路(這是成大張老師的paper) http://ppt.cc/8zH0 我的DFF和DACSWITCH的子電路(這樣應該夠了吧) http://www.sendspace.com/file/ruq2vx 裡面的outcb是DFF輸出的Bi和delay後的clock經過AND GATE的輸出 (我想應該不是因為DELAY CLOCK沒做的關係吧!!我沒做@@) 然後是我自己跑出來的波形,我只列出bit1...其他也有這問題 http://ppt.cc/DkFk 謝謝各位了!!如果真的有什麼是...書上提到的問題,我沒注意到,請各位多多包涵了!! -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 114.47.72.72

08/03 23:57, , 1F
make sure you have only 1 DFF that's working first
08/03 23:57, 1F

08/03 23:57, , 2F
BTW, what's vref?
08/03 23:57, 2F

08/04 01:03, , 3F
vref應該是給DAC用的參考電壓~
08/04 01:03, 3F

08/04 01:26, , 4F
我想問一個問題 你兩個DFF的輸出應該是接到兩個點對吧
08/04 01:26, 4F

08/04 01:26, , 5F
也就是說outp的DFF輸出應該沒有跟outn的DFF輸出短路吧
08/04 01:26, 5F

08/04 08:59, , 6F
我是兩個DFF輸出同時接到同一節點
08/04 08:59, 6F

08/04 08:59, , 7F
但我在想是不是要先加個OR GATE??
08/04 08:59, 7F

08/04 09:00, , 8F
因為想一想感覺電流逆流到低電位的地方
08/04 09:00, 8F

08/04 09:01, , 9F
因為PAPER上似乎是直接接到同一節點
08/04 09:01, 9F

08/04 09:01, , 10F
PAPER是
08/04 09:01, 10F

08/04 09:01, , 11F
A 10-bit 50M SAR ADC With a Monotonic Capacitor
08/04 09:01, 11F

08/04 09:02, , 12F
Switching Procedure
08/04 09:02, 12F

08/04 23:24, , 13F
............
08/04 23:24, 13F

08/04 23:25, , 14F
你真的誤會它了
08/04 23:25, 14F

08/05 12:04, , 15F
恩恩~~我知道我誤會了~~
08/05 12:04, 15F

08/13 19:15, , 16F
但我在想是不是要先加個 https://muxiv.com
08/13 19:15, 16F

09/17 23:09, , 17F
因為PAPER上似乎是 https://daxiv.com
09/17 23:09, 17F
文章代碼(AID): #1EEKPUpI (Electronics)
討論串 (同標題文章)
文章代碼(AID): #1EEKPUpI (Electronics)