lvs/pex的一些問題

看板comm_and_RF作者 (everlasting)時間18年前 (2006/09/12 01:04), 編輯推噓2(201)
留言3則, 2人參與, 最新討論串1/11 (看更多)
平常都使用TSMC .18 1p6m(PDK 1.2)進行設計 並用hspice進行前期的電路模擬,calibre進行驗證 很煩的是PDK LVS吃的netlist都要經過修改 譬如說nmos在hspice中的model name是 "nch" 為了要進行LVS,還要自己改成'N',或'N1' 雖然自己寫了script來轉,不過每次都要手動轉很不爽 同時維護兩份netlist也是大問題@@... pex就更煩了 要把'N','N1'改回nch才能跑hspice 更不用說MiMcap那種玩意花的苦工更多 而且滿奇怪的... 要先在rule中設定'UNIT CAPACITANCE fF' 抓出來的parasitic大小才會對 不過這樣設之後,原本電路中非parasitic的電容就小了e-15倍@@... 變成要改的很爽... 不知道有沒有人有比較好的作法@@... -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 61.229.33.139

09/12 01:53, , 1F
撐吧@@
09/12 01:53, 1F

09/12 12:18, , 2F
hspice不是一個文字介面的模擬軟體嗎?
09/12 12:18, 2F

09/12 12:18, , 3F
為什麼不用replace功能就好了?
09/12 12:18, 3F
文章代碼(AID): #151PS0hG (comm_and_RF)
討論串 (同標題文章)
文章代碼(AID): #151PS0hG (comm_and_RF)